数字电路为什么是低电平有效?
来源:华强电子网
作者:华仔
浏览:919
时间:2017-03-16 19:05
标签:
摘要:
设计时常常是低电平有效,本文讲解一下内因,大家有兴趣的看看。 事实上,它是由常用的电路结构所决定的,低电平时电路往往有较高电平时更低的环路阻抗,而低阻抗则意味着抗干扰能力更强。结合实际讲一个有用的例子来加深印象: 我们有的同学可能已经学习了这样的一条PCB布线规则-----在条件许可的情况下,高电平有效线要尽量缩短,低电平有效的线则尽量延长----这一条规则的存在基础就是基于低电平时环路阻抗比
设计时常常是低电平有效,本文讲解一下内因,大家有兴趣的看看。 事实上,它是由常用的电路结构所决定的,低电平时电路往往有较高电平时更低的环路阻抗,而低阻抗则意味着抗干扰能力更强。结合实际讲一个有用的例子来加深印象: 我们有的同学可能已经学习了这样的一条PCB布线规则-----在条件许可的情况下,高电平有效线要尽量缩短,低电平有效的线则尽量延长----这一条规则的存在基础就是基于低电平时环路阻抗比较低,抗干扰能力比较强才起来的。 如OC或OD电路要控制一个电平就是通过它这个开关的通断来实现的。有在上拉电阻的情况下,开关接通,得低电平;开关切断,得高电平。这样,为了防止电路失控的情况下仍然是有效电平,那么当然是低电平有效才更“保险”了。结构上,象OC电路那样,由于集电极更难击穿,所以,也更不容易损坏。 对于其它图腾柱输出的电路,虽然0和1都有同样的风险,但应用中还是有人愿意加一个上拉电阻,以取得类似OC或OD输出的效果。至于为什么不采用下拉电阻而用上拉电阻,大家也可以分析一下。 另一个方面是OC或OD输出的电路,使用上拉电阻后具有节能的效果。因为关断后它是具有获得高电平时的电流几乎为0。 暂时想不到还有其它理由了,请了解的朋友们补充吧。 该文章仅供学习参考使用,版权归作者所有。因本网站内容较多,未能及时联系上的作者,请按本网站显示的方式与我们联系。
分享到:
上一篇:五极管用作恒流源
下一篇:几种无线充电解决方案特点及原理图
相关阅读
•
四通道·16位·125MSPS还要控功耗?可以看看CBM96AD53
2026-02-12 09:38
•
工业级微功耗运放 CBM8339,四路集成守护信号保真
2026-02-06 17:46
•
《性能对标NXP,价格更优!南科功率BFT92=NK20P5G替代方案来了》NK
2026-01-28 19:03
•
【还在堆混频器?】从16位精度到8.0Gbps链路,CBM96AD56如何实现高性能采集 在当前工业
2026-01-28 17:10
•
快速响应+高ESD防护能力,华悦芯双向超低电容TVS二极管,守卫电路保护没烦恼
2026-01-27 14:07
•
华悦芯0.2pF超低电容快速响应TVS Diode Array:守护高速数据线的 “安全卫士”
2026-01-27 14:05
•
低钳位电压与高可靠性:华悦芯单线双向瞬态电压抑制二极管全方位守护电路安全
2026-01-27 14:03
•
纳秒响应+5000A浪涌保护:华悦芯P1900MEL晶闸管守护多领域电子设备安全!
2026-01-27 14:00